(データは調査時のものです。最新の状況とは一致しない場合があります。)
高速CPU用0.35μmCMOS LSI「CS60」 (富士通 P8) MBCS60 |
資料番号 : 100210021380 |
---|
所在等 | 富士通株式会社 電子デバイス事業推進本部 |
---|---|
所在地 | 神奈川県川崎市 |
製作(製造)年 | 1994 |
種類 | 設計図・文献 |
製作者(社)等 | 藤田 鋼一(LSI事業本部 首席部長) |
調査機関団体 | 社団法人 日本電子機械工業会 |
特徴 | (1)最大規模(1000万トランジスタ)と最高速度(tpd=46ps)を誇る0.35μmCMOSLSI技術。(2)最新大規模情報処理装置(メインフレーム/スーパーコンピュータ)に採用。(3)高集積実装のMCM(Multi-Chip Module)を可能としたはんだバンプ・ベアチップ技術。(4)ECL LSIを置き換えた初の代替高速論理LSI。 |
資料公開状況 | 非公開 |
調査票記入日 | 1998/08/20 |